



## دانشگاه تهران دانشکده ی مهندسی برق و کامپیوتر معماری کامپیوتر، پاییز ۱۳۹۱

تمرین شماره ی ۲- موعد تحویل: شنبه ۲۵ آذر (ابتدای کلاس درس به استاد تحویل دهید)

## **Performance Evaluation**

۱. زمان اجرای یک برنامه محک بر روی یک پردازنده با فرکانس کاری ۳ گیگاهرتز برابر ۲٫۵ ثانیه شده است. فرض کنید این برنامه محک حاوی ۱٫۵ میلیارد دستور باشد که ۸۰٪ از دستورات آن، دستورات صحیح با CPl برابر ۴ باشد. در این صورت برای ۲۰٪ دستورات ممیز شناور CPl چقدر است ؟ (پایان ترم بهار ۱۳۹۱)

7. کارآیی دو ماشین زیر را با یکدیگر مقایسه کنید، در پیاده سازی ماشین اولی، سخت افزار خاصی برای اعمال اعشاری در نظر گرفته شده است که در ماشین دومی وجود ندارد. یک برنامه در نظر می گیریم که شامل عملیات زیر می باشد:

Integer Instructions: 68 %

Floating-point Multiply: 12 %

Floating-point Add: 16 %

Floating-point Divide: 4 %

تعداد clock cycle ها برای اجرای دستورات هر کلاس در جدول زیر آمده است :

| کلاس دستورات   | ماشین اولی | ماشین دومی |
|----------------|------------|------------|
| Integer        | 1          | ١          |
| Instructions   |            |            |
| Floating-point | ٧          | ۲۵         |
| Multiply       |            |            |
| Floating-point | ۶          | ۲٠         |
| Add            |            |            |
| Floating-point | ۲٠         | ۵٠         |
| Divide         |            |            |

در صورتی که clock rate برای هر دو ماشین، ۱۰۰ مگاهرتز باشد، Performance ماشینهای فوق را مقایسه کنید.

## Multicycle

۳. حداقل تغییرات لازم را در مسیر داده و کنترلر پردازنده ی MIPS در حالت چند مرحلهای اعمال کنید تا پردازنده توانایی اجرای دستور addm \$i, \$j, adr را داشته باشد. این دستور عمال کنید تا پردازنده توانایی اجرای دستور \$j+adr را با رجیستر \$i جمع کرده و حاصل آن را در رجیستر \$i قرار می دهد. (شکل در انتها آمده است.)

## Pipeline

۴. فرض کنید یک خط لوله(pipeline) چهار بندی (stage) داشته باشیم که تاخیر بند ها به ترتیب برابر ۷۵، ۴۵، ۴۰، ۶۰ نانوثانیه می باشد. اگر تاخیر ثبات (register) ۵ نانوثانیه باشد، پارامترهای زیر را محاسبه کنید.

- الف) حداقل پريود كلاك
  - ب) زمان پایپ
  - ج) زمان بدون پایپ
- د) حداکثر تسریع این خط لوله نسبت به اجرای غیر لوله ای

۵. یک پردازنده را با پایپ لاین ۵ مرحله ای (IF, ID, EX, MEM, WB) با طول کلاک ۱٫۵ نانوثانیه در نظر بگیرید. فرض کنید در این پردازنده طول کلمات حافظه ۳ برابر طول دستورات است (یعنی با هر Fetch دستور وارد پردازنده می شود) ولی به دلیل محدودیت در منابع سخت افزاری, فقط ۲ دستور از این ۳ دستور را می توان اجرا کرد. زمان اجرا برای ۴۵۰ دستور در این پردازنده چقدر است؟

۶. اگر یک خط لوله(Pipeline) سه ایستگاهی را به چهار ایستگاهی تبدیل کنیم، پریود ساعت از T به T به ۲ کاهش می یابد. فرض کنید ۴۰٪ دستورها پرش هستند. اگر دستور پرش وارد لوله شود، دستور جدیدی وارد لوله نمی شود تا اینکه دستور پرش به اتمام برسد. نسبت زمان اجرای ۱ دستور در ساختار سه ایستگاهی به ساختار چهار ایستگاهی را حساب کنید.

۷. در یک پایپ لاین با ۵ مرحله (با زمان هر مرحله مساوی ۷ns)، به محض ورود دستور پـرش، پایپ لاین متوقف می شود تا دستور پرش کامل شود. اگر در یک برنامه با ۱۰۰ دستور، پس از هـر ۱۱ دستور، یک دستور پرش وجود داشته باشد، زمان اجرای این برنامه را حساب کنید.

۸. شکل زیر یک پردازنده ی پایپ لاین آسنکرون با پنج مرحله را نشان میدهد. دستورات ۱، ۲ و ۳ به ترتیپ وارد پایپ میشوند. زمانی را که دستور سوم از پایپ خارج میشود حساب کنید.

| دستور | ویژ گی                  |
|-------|-------------------------|
| ١     | ID-Register-ALU-Mem-Reg |
| ٢     | ID-Register-ALU-Reg     |
| ٣     | ID-Register-ALU-Mem-Reg |



۹. فرض کنید یک خط لوله ی ۳ ایستگاهی با پریود کلاک T داریم. در صورتی که ۳۰ درصد از دستور کستوراتی که وارد پایپ میشوند پرش باشند، تسریع را در حالات زیر برای تعداد زیاد دستور حساب کنید.

الف) افزایش تعداد ایستگاهها به چهار با طول کلاک ۲ ۹-۲

ب) اضافه کردن قابلیت branch prediction و ۱/۵ برابر شدن طول کلاک

